Monografias.com > Ingeniería
Descargar Imprimir Comentar Ver trabajos relacionados

Diseño de un conversor digital – analogo (6 bits)




Enviado por Pablo Turmero



    Monografias.com
    Introducción La conversión DAC es el proceso de
    tomar un valor representado en código digital y
    convertirlo en un voltaje o corriente que sea proporcional al
    valor suministrado. La aplicación principal de este tipo
    de dispositivos está dada en sistemas electrónicos
    tales como amplificadores, control de motores, calefactores, etc.
    Para el diseño del DAC se utilizó el esquema en
    escalera R-2R con algunos ajustes que permitieron mejorar su
    comportamiento y obtener mayor exactitud de los valores digitales
    ponderados a la salida.

    Monografias.com
    Marco Teórico Arquitecturas principales de los DACs : R-2R
    (Escalera de resistencias) String Resistores de
    ponderación binaria Arquitecura implementada (R-2R):
    Ventajas: Alta precisión. Desventajas: Exactitud en el
    valor de las resistencias

    Monografias.com
    Arquitectura Escogida R-2R Ladder To OPAMP

    Monografias.com
    Aplicaciones En instrumentación y control
    automático: Son la base para implementar diferentes tipos
    de convertidores D/A, así mismo, para propósitos de
    graficación, indicación . El control por
    computadora de procesos o en la experimentación: Se
    requiere de una interfaz que transfiera las instrucciones
    digitales de la computadora al lenguaje de los actuadores del
    proceso que normalmente es analógico.  En
    comunicaciones: Especialmente en la recepcion de datos, en donde
    se recibe una senal digital y se convierte a analoga. Por ejemplo
    en la transmision de voz a traves de la red celular, Transmision
    de video codificado satelital.

    Monografias.com
    DAC – Consideraciones de Diseño Bajo Costo Alta Exactitud
    Alto Ancho de Banda

    Monografias.com
    DAC (Diagrama de bloques)

    Monografias.com
    DAC (Esquematico)

    Monografias.com
    DAC (Symbol)

    Monografias.com
    DAC (Prueba)

    Monografias.com
    DAC (Layout y Medidas)

    Monografias.com
    DAC (Extracted)

    Monografias.com
    DAC (Matching 1)

    Monografias.com
    DAC (Matching 2)

    Monografias.com
    DAC (Salida Zoom)

    Monografias.com
    SWITCHES – Consideraciones de Diseño Operación en
    TRIODO Longitud Minima…Rápida Conmutación
    CMOS de Transmisión …Resistencia Equivalente (PMOS
    y NMOS) Rds=150 Ohms Paralelo (Conducción)…
    Tamaño del Layout

    Monografias.com
    SWITCHES – Consideraciones de Diseño Rdsp=291 Ohms
    Rdsn=300 Ohms Rds= Rdsn // Rdsp = 149?

    Monografias.com
    SWITCHES – Consideraciones de Diseño TConmutacion =
    1.6000023ms-1.6000000ms = 2.3 n s

    Monografias.com
    SWITCHES (Esquematico 1)

    Monografias.com
    SWITCHES (Esquematico 2)

    Monografias.com
    SWITCHES (Symbol)

    Monografias.com
    SWITCHES (Inversor-Esquematico)

    Monografias.com
    SWITCHES (Inversor-Symbol)

    Monografias.com
    SWITCHES (Inversor-Simulacion)

    Monografias.com
    SWITCHES (Inversor-Layout)

    Monografias.com
    SWITCHES (Inversor-Extracted)

    Monografias.com
    SWITCHES (Inversor-Matching 1)

    Monografias.com
    SWITCHES (Inversor-Matching 2)

    Monografias.com
    SWITCHES (Layout)

    Monografias.com
    SWITCHES (Extracted)

    Monografias.com
    SWITCHES (Matching 1)

    Monografias.com
    SWITCHES (Matching 2)

    Monografias.com
    OPAM (Consideraciones de Diseño) Alta ganancia: 2000V/V =
    66dB Gran ancho de banda: GB= 4×104 Hz Bajo consumo de potencia:
    1.05mW Asunciones Se asumió una corriente de
    polarización de 100uA para el par diferencial. Para la
    Etapa de salida una corriente de 150uA La ganancia de cada etapa
    es de 45V/V Aprox .

    Monografias.com
    OPAM (Consideraciones de Diseño) Compensacion
    compensación de Miller, colocando una capacitancia de
    realimentación Cc. Se coloca adicionalmente un resistor Rz
    para compensar la fase. Se compenso el amplificador en open loop
    para que cruzara 0dB a 3.75MHz y con un margen de fase de 60
    grados. Los valores requeridos: Cc=15pF y Rz=500 Ohms El polo
    dominante es movido a Rout-1[CE+(Av+1)Cc]
    Rz=(CL+CC)/gmoutCC

    Monografias.com
    OPAM (Esquematico)

    Monografias.com
    OPAM (Symbol)

    Monografias.com
    OPAM (Ganancia y Fase vs Freq) PM=60 deg Gain=66dB Fc=20Khz
    F0dB=3.75MHz

    Monografias.com
    OPAM (Swing de entrada como seguidor) Vmin=-0.8V Vmax=1.35V

    Monografias.com
    OPAM (Respuesta a Senoidal)

    Monografias.com
    OPAM (Slew Rate) El slew rate del Opam se calculo mediante una
    simulaciones spectre. El slew rate con la Capacitancia de carga
    de 20pF resulto de 6.4V/uS. SR=6.4V/uS Input Signal tR= 1ps

    Monografias.com
    ESTA PRESENTACIÓN CONTIENE MAS DIAPOSITIVAS DISPONIBLES EN
    LA VERSIÓN DE DESCARGA

    Nota al lector: es posible que esta página no contenga todos los componentes del trabajo original (pies de página, avanzadas formulas matemáticas, esquemas o tablas complejas, etc.). Recuerde que para ver el trabajo en su versión original completa, puede descargarlo desde el menú superior.

    Todos los documentos disponibles en este sitio expresan los puntos de vista de sus respectivos autores y no de Monografias.com. El objetivo de Monografias.com es poner el conocimiento a disposición de toda su comunidad. Queda bajo la responsabilidad de cada lector el eventual uso que se le de a esta información. Asimismo, es obligatoria la cita del autor del contenido y de Monografias.com como fuentes de información.

    Categorias
    Newsletter