Porta lógica nand dtl

1612 palavras 7 páginas
UNIVERSIDADE ANHANGUERA – UNIDERP
ENGENHARIA ELÉTRICA
ELETRÔNICA DIGITAL II
N50

ANA SILVA RA: 2410372179
CESAR AUGUSTO RA: 2401296960
EDER FIALHO RA: 2401289616
SULIVAN DA SILVA RA: 3108227003

PROJETO N1
PORTA LÓGICA COM FAMÍLIAS DTL,RTL,TTL

CAMPO GRANDE – MS
ABRIL / 2013

UNIVERSIDADE ANHANGUERA – UNIDERP
ENGENHARIA ELÉTRICA
ELETRÔNICA DIGITAL II
N50

PROJETO N1
PORTA LÓGICA NAND COM LÓGICA DTL

Trabalho Solicitado como avaliação parcial na disciplina de Eletrônica Digital
II, sob a orientação do Profº. Saulo
Pimentel Wulhynek.

CAMPO GRANDE – MS
ABRIL / 2013

SUMÁRIO
1.
1.1
2.
3.
3.1
3.2
4.
5.
6.
7.

INTRODUÇÃO. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
…exibir mais conteúdo…

3.1 Teoria sobre família DTL
A família DTL não é mais utilizada, porém foi a precursora da família TTL, que é a mplamente utilizada ainda hoje, por isso a importância desse trabalho.
Com a lógica DTL podemos implementar uma porta NAND por exemplo, a construção desta porta é basicamente a combinação lógica da porta AND com os diodos, e a porta inversora com transistor. Que funciona basicamente da seguinte forma: se todas as entradas estão em nível lógico alto o transistor satura e então a saída Vout fica em nível baixo. Se em qualquer uma das entradas o nível lógico for baixo, a corrente de base é desviada pelo diodo de entrada e o transistor corta, desta forma Vout terá nível lógico alto. Cabe além da descrição básica do funcionamento da lógica DTL, citarmos alguns parâmetros de referência, que são de suma importância para implementação da porta. Através do datasheet, baseado na família das séries SN15830/SN15930 da Fairchild, para operação entre 0°C e 25°C e VCC=5V, obtemos os seguintes parâmetros de referência:
- VoH (min) tensão mínima de saída em nível alto : 2,6V;
- ViH (min):tensão mínima de entrada em nível alto : 1,9V;
- IoH corrente de saída de nível alto igual : -0,12mA;
- IiH corrente de entrada em nível alto : 5uA;
- VoL (máx.) máxima tensão de saída em nível baixo : 0,45V;
- ViL (máx.) máxima tensão de entrada em nível baixo : 1,1V;
- IoL corrente de saída em nível baixo : 12mA;
- IiL corrente de

Relacionados

  • Circuitos Integrados TTL E CMOS
    2034 palavras | 9 páginas